技 術 信 息

    目前位置:

  • 技術信息
  • System Analysis
  • 一篇文章(zhāng)讓 PCB 設計師走出「設計-佈線-重新佈線」的(de)惡性循環!

一篇文章(zhāng)讓 PCB 設計師走出
「設計-佈線-重新佈線」的(de)惡性循環!

在設計後期發現問題,意味著設計團隊之前投入的(de)佈線精力都白費了(le),他(tā)們別無選擇,隻能從頭開始重新佈線,這大(dà)大(dà)加重了(le)他(tā)們的(de)工作量。重新佈線完成後,PCB 設計人(rén)員又將經歷一輪新的(de)SI專家分(fēn)析審查,至於修改能不能通(tōng)過也(yě)隻能靠上天保佑了(le)。

這種徒勞和(hé)辛苦隻是針對 PCB 設計人(rén)員嗎?當然不是!

如此深惡痛絕的(de)佈線 - 分(fēn)析 – 再重複的(de)惡性循環到底有沒有解決方案? 如果我們能夠在 PCB 佈線之前找到所有基本的(de)訊號完整性問題會怎麼樣?

與傳統「預拉線」連接的(de)曼哈頓佈線距離傳輸線不同,該解決方案的(de)傳輸線長度基於佈線規劃並且更加真實,並考慮了(le)拓撲結構的(de)實際設計意圖(菊鍊、星形、飛越)。透過在設計流程中添加 SI 分(fēn)析,合理(lǐ)精確的(de)闆級預佈線分(fēn)析可(kě)以在設計週期的(de)早期檢測到大(dà)多(duō)數類型的(de)訊號完整性問題。

該解決方案為 PCB 設計人(rén)員提供了(le)編輯佈局的(de)機會,這些編輯如果在佈線後再進行將讓人(rén)十分(fēn)痛苦。同時,在佈線前仍有足夠的(de)空間時允許 PCB 設計人(rén)員添加更多(duō)終端也(yě)可(kě)以幫助他(tā)們節省大(dà)量工作。透過將這種預佈線功能結合到設計方法中,我們可(kě)以及早找到並解決許多(duō)訊號完整性問題。解決了(le)這些基本 SI 問題後,SI 專家將有更多(duō)的(de)時間來研究設計全域佈線時可(kě)能出現的(de)串擾和(hé) SSN 問題。

想知道基本的(de) SI 問題是怎麼被一步一步解決的(de)嗎?

譯文授權轉載出處

長按識別 QRcode,關注「Cadence 楷登 PCB 及封裝資源中心」

歡迎關注 Graser 社群,即時掌握最新技術應用(yòng)資訊