輔 助 設 計

    目前位置:

  • 産品
  • 輔助設計
  • ADIVA

ADIVA

關于 ADIVA 公司

ADIVA 公司成立于 1987 年,有鑒于在 PCB Layout 後與 PCB 廠制造在收到數據後這(zhè)兩個(gè)環節之間的(de)數據正确性與可(kě)靠度的(de)問題一直對(duì) PCB 設計者造成困擾,因此結合本身豐富的(de)經驗來(lái)專爲 Layout 工程師設計的(de)檢查流程。

長(cháng)久以來(lái) PCB 的(de)設計軟件雖然不斷地在完善本身的(de)功能。但是終究還(hái)僅隻是對(duì)設計檔的(de)控管處理(lǐ),可(kě)是真正要拿來(lái)生産的(de)數據卻不是原來(lái)的(de)設計檔,而是最後才産生的(de) Gerber,NC 數據。

如何确保送交給 PCB 廠的(de)數據是正确的(de),确保生産的(de)順暢這(zhè)是一個(gè)嚴肅的(de)議(yì)題。

ADIVA 藉由「虛拟制造技術」是确保生産制造成功的(de)首要途徑,并結合當前國際知名企業 (如 Sun Microsystems、Agilent、Motorola、Lockheed Martin、Compaq、Juniper Networks、BAE Systems、Northrop Grumman…等) 提供了(le)一套首屈一指的(de) PCB 設計檢查工具軟件,以确保其電氣性能的(de)正确性與可(kě)靠度,讓整體 PCB 生産流程更順暢。

關于 ADIVA Tool

ADIVA 是一套用(yòng)于 PCB Layout 流程的(de)第二道防線工具 (第一道防線是 Layout 工具本身的(de) DRC 功能),爲 Layout 後的(de)檢查及品管輔助工具,能将 PCB Layout Tool 所輸出的(de) PCB 生産數據 (如 Gerber , NC …) 加以進行比對(duì)查核,藉以發覺與提升 PCB 的(de) Layout 質量與降低産品的(de) rework 發生的(de)可(kě)能性 (人(rén)爲因素或軟件功能的(de)不足),縮短數據确認與除錯的(de)時(shí)間,進而減少整個(gè)項目所花費的(de)時(shí)間、人(rén)力及金錢上的(de)支出,在既有的(de)資源條件下(xià)更加速産品問世 (Time to Volume) 的(de)時(shí)間,搶占市場(chǎng)先機,爲公司獲取更高(gāo)的(de)利潤。

内嵌式的(de)操作環境與完整的(de)操作接口

一般而言新增一套軟件工具,工程師就要多(duō)花費精神去熟悉這(zhè)套工具與操作流程和(hé)數據格式。然而在現今的(de)環境中,市場(chǎng)如同戰場(chǎng),瞬息萬變,有工具輔助當然好,但是如果要花費許多(duō)時(shí)間才能基本上手的(de)軟件,事實上是形同把工程師的(de)應變能力給拖累下(xià)來(lái)。

在 ADIVA 軟件上工程師并不需刻意去學習(xí)另一套工具,即可(kě)在原來(lái)熟悉的(de)環境中完成二次檢驗工作 (隻需按下(xià)少數幾個(gè)确認執行的(de)按鍵便可(kě)一路執行到底,直接完成檢驗工作,并且可(kě)規範許多(duō)種各種不同的(de)檢驗條件并視産品類别的(de)需求來(lái)選擇要套用(yòng)的(de) Rule File)。

ADIVA 擁有完整的(de)檢驗功能,其目的(de)在于如何減少可(kě)能的(de)人(rén)爲疏忽或 CAD Tool DRC 功能未涵蓋到的(de)領域所導緻的(de)問題來(lái)做(zuò)防護與提醒,在檢驗完畢後可(kě)将問題點傳回到您的(de) Layout 環境中,讓 PCB Layout 工程師能夠很迅速地在熟悉的(de) Layout 軟件上直接看到問題點,并再次确認及修改。 除此之外,也(yě)可(kě)将問題點直接制成 HTML 格式的(de)報告,讓遠(yuǎn)程人(rén)員(yuán)方便查閱。由于 ADIVA 不是 CAM 端的(de)程序,它是著(zhe)眼在 CAD 使用(yòng)者所欠缺的(de) CAM 端的(de)比對(duì)及投産前檢查。

完整的(de)檢驗功能

工程師不需刻意去學習(xí)另一套工具,即可(kě)在原來(lái)熟悉的(de)環境中完成二次檢驗工作 (隻需按下(xià)少數幾個(gè)核可(kě)執行的(de)按鍵便可(kě)一路執行到底,直接完成檢驗工作,并且可(kě)設計各種不同的(de)檢驗條件并視需要來(lái)做(zuò)選擇) 。ADIVA 擁有完整的(de)檢驗功能,其目的(de)在于如何減少可(kě)能的(de)人(rén)爲疏忽或 CAD Tool DRC 功能未涵蓋到的(de)領域所導緻的(de)問題來(lái)做(zuò)防護與提醒, 在檢驗後可(kě)将問題點傳回到 CAD 環境中,讓 PCB Layout 工程師能夠很迅速地在熟悉的(de) Layout Tool 上直接看到問題點,并再次确認及修改,除此之外,也(yě)可(kě)将問題點直接制成 HTML 格式的(de)報告,讓遠(yuǎn)程人(rén)員(yuán)方便查閱,由于 ADIVA 不是 CAM 端的(de)程序,所以不具備數據編輯功能,而是著(zhe)眼在 CAD 使用(yòng)者所欠缺的(de) CAM 端的(de)比對(duì)及投産前檢查。

支持多(duō)種 CAD 系統

ADIVA 支持多(duō)種 CAD 系統 (如Allegro、Mentor、PADS…) 及 Manufacture data (如 Gerber、ODB++、Excellon …)。

您所不知的(de)真實的(de)底片圖素與生産的(de)問題

ADIVA 對(duì)數據的(de)檢驗方式一開始就把底片影(yǐng)像的(de)問題給納入考慮,跳脫現階段絕大(dà)多(duō)數軟件仍停留使用(yòng)的(de)原始圖形輪廓檢驗方式,改采用(yòng)以模拟真實的(de)工作底片圖素影(yǐng)像比對(duì)檢查的(de)形式,這(zhè)種檢驗方法才能反映出經過現在的(de)雷射光(guāng)學繪圖機所繪出的(de)工作底片所呈現的(de)鋸齒邊的(de)影(yǐng)像效應問題 (早期的(de)向量是光(guāng)學繪圖機不存在此問題,但因爲速度慢(màn)早已被淘汰),對(duì)于現階段線路設計 (尤其是細線路設計) 的(de) PCB 更能事先發現未來(lái)制造上的(de)問題。

産線跟您說要加淚滴補銅…爲何要加…因爲這(zhè)邊一直都焊不好…。讓 Layout 莫名其妙的(de)要求層出不窮,有時(shí)看起來(lái)合理(lǐ),有時(shí)候看起來(lái)不合理(lǐ)…很多(duō)都是因爲生産制造所引起的(de)。

您可(kě)曾想象過 3/3 的(de)線路, 如果用(yòng) 2000 DPI 的(de)分(fēn)辨率來(lái)繪制底片 (絕大(dà)多(duō)數 PCB 廠都采用(yòng)此分(fēn)辨率繪制底片),每個(gè)圖素是 0.5 mil,如果計算(suàn)上遇到無法整除運算(suàn)而進行四舍五入的(de)處理(lǐ)的(de)話(huà),這(zhè)條線有可(kě)能會變成 2.5 mils 的(de)寬度也(yě)有可(kě)能會變成 3.5 mils,這(zhè)時(shí)候有機會造成問題。

Adiva 方便易用(yòng)的(de)環境嵌入式 UI 接口

作業平台支持

ADIVA 工具支持多(duō)種操作系統平台,采用(yòng)與您使用(yòng)的(de) CAD 系統相同的(de)網絡許可(kě)證管理(lǐ)系統 (FlexLM),每個(gè)功能都能彈性分(fēn)開授權使用(yòng)。

ADVIA 兼容于 32 及 64 位環境

Microsoft Platform

• Windows XP

• Windows Vist

• Windows 7

Unix Platform

• Sun Solaris

• HP Unix

• Linux

軟件安裝簡易

ADIVA 已是全 Windows Base 的(de)軟件,不需再安裝 X- windows 的(de) Unix 仿真環境,系統資源能更有效地被分(fēn)配與使用(yòng),提升整體運作效能。

ADIVA 是一套用(yòng)來(lái)針對(duì) Design 來(lái)做(zuò)檢視的(de)工具,包含多(duō)種的(de)信号檢查及 DFM 檢查的(de)工具,可(kě)用(yòng)來(lái)捕捉 CAD Tool 或其他(tā)的(de)檢查工具所偵測不到的(de)問題點。

ADIVA 是一套用(yòng)來(lái)檢驗并增強 PCB Design 的(de)工具,所有的(de)客戶都是以 PCB 設計工程師爲主,而研發也(yě)是以 PCB 設計工程師爲導向。

ADIVA 是一個(gè)獨立的(de)驗證機制,不默認原先 CAD 數據的(de)好壞,檢查的(de)是您的(de)生産性 (非設計) 數據,如底片文件、odb++ 檔,提供一個(gè)獨立的(de)、公正的(de)、自外于 CAD 的(de)驗證環境。

ADIVA 對(duì)設計的(de)圖形數據轉換爲圖素 (pixel) 的(de)形式,完全貼近雷射光(guāng)學繪圖機所繪制實際的(de)底片狀況,使得(de)檢驗能獲得(de)較高(gāo)的(de)準确性及更貼近 PCB 的(de)真實性。

ADIVA 和(hé) CAD 工具的(de)接口溝通(tōng)是呈現一個(gè)閉回路狀态,它的(de)接口嵌入 CAD 工具中執行起來(lái)相當簡單,而且使用(yòng)者可(kě)以将在 ADIVA 中所标記錯誤的(de)問題點直接傳回 CAD 工具,讓使用(yòng)者可(kě)以直接在 CAD 工具上做(zuò)确認。

在 ADIVA 可(kě)以産生網頁型式 (HTML) 的(de)報表,而内容包含問題點的(de)圖形、X,Y 坐(zuò)标位置和(hé)層别…等訊息,隻要有 Internet Explorer 就可(kě)以透過因特網或局域網絡的(de)機制與遠(yuǎn)程的(de)工程師共同檢視。

ADIVA 相當容易安裝及使用(yòng),熟悉的(de)表格式接口使工程師更容易上手及執行各項檢查。

ADIVA 的(de)費用(yòng)合理(lǐ),不需要專門的(de)工程師來(lái)進行系統設定及維護,沒有隐藏性或額外接口等選項費用(yòng)的(de)支出。

CAD Netlist Compare

确認制造數據的(de)電氣邏輯和(hé) PCB Design 是一緻的(de),這(zhè)是檢查中最重要的(de)第一關,因爲制造數據中的(de) Gerber 數據代表 PCB 的(de)銅箔形狀, 各層面的(de)連間關系是靠 NC 來(lái)連接, 如果邏輯不相同, 則遑論 PCB 可(kě)正常工作。

ADIVA 能完整地将物(wù)件屬性帶入環境中,并自動完成 Netlist Compare 的(de)檢查,除了(le) Net Open、Short 的(de)問題外,并可(kě)查核多(duō)餘沒有對(duì)應到 CAD 或是 Gerber 的(de)數據,甚或是重叠的(de)數據,對(duì)于數據的(de)正确與純淨度相當有幫助。

Design Rule Check 檢查

一般的(de) Layout 工具都強調自己的(de) DRC 功能的(de)強大(dà),然而這(zhè)些 DRC 數據都需要仰賴人(rén)工設定。因此難免會有發生手誤現象或未注意到要設定的(de)條件可(kě)能沒有設定,甚至 on-line DRC 功能根本就沒開。

除此之外 Layout 工具的(de) DRC 也(yě)僅是對(duì) Board file 進行檢查但是 PCB 廠要制作 PCB 所使用(yòng)的(de)制造數據卻是尚未。此外雖然 Netlist Compare 功能可(kě)以檢查邏輯關系是正确,但對(duì)于即将斷路或快(kuài)要短路之類的(de)可(kě)靠度問題卻是無法看出。這(zhè)時(shí)就需要仰賴第三方軟件的(de) DRC 功能來(lái)檢查這(zhè)個(gè)問題, 把這(zhè)個(gè)盲區(qū)予以彌補。

DRC - Pad Stack Check

針對(duì)各種焊點數據的(de)圖形檢查,确認各個(gè)焊點的(de)連接導通(tōng)能力皆正常。
在檢查的(de)項目分(fēn)爲兩大(dà)類:

(一) 銅環資料的(de)檢查
(二) 鑽孔資料的(de)查核

例如以下(xià)圖形是在檢查有關 Thermal 與 Moat 圖形所形成的(de)兩個(gè)常發生但卻又不易發現的(de)問題。

1.

Thermal 的(de)開口數量是否足夠?

2.

系統設定對(duì) Thermal 中的(de) Dril 孔周遭至少要留有一定程度的(de)銅箔連接,但是事實上有一部分(fēn)是直接碰到隔離線,沒有存在任何的(de)銅箔。

DRC - Circuit Check list 線路層檢查

對(duì)于銅箔走在線的(de)物(wù)件之間安全間距檢查,ADIVA 可(kě)以辨識與分(fēn)析許多(duō)種類的(de)銅箔資料,對(duì)于一般不同 Net 之間的(de) Pad 與 Trace 數據大(dà)緻可(kě)分(fēn)爲如下(xià)的(de) 20 種 Spacing 檢查項目。

Trace Pad Via Pad SMT Pad Test Pad
Trace
Pad
Via Pad
SMT Pad
Test Pad
NPTH Hole

而對(duì)于銳角走線檢查 (Acute Angle check) 提供兩種檢查規範:

1.

Acid Trap – 檢查走線時(shí)進入 Pin Pad 與由 pin Pad 出線時(shí)可(kě)能發生夾成銳角走線狀況的(de)問題。

2.

Acute Angle – 讓使用(yòng)者可(kě)自定義要檢驗的(de)走線的(de)轉折所形成的(de)夾角。

Same Net 的(de) Spacing 檢查

針對(duì)在同一組 net 裏面,物(wù)件間的(de)間距是否符合生産條件的(de)檢查

周詳的(de)負片電源層的(de)檢查

下(xià)圖,電源層中導通(tōng)路徑寬度不足檢出 ( Narrow Current Path )

Test Assembly 檢查

In Circuit Test Analysis 測試點的(de)分(fēn)析

可(kě)檢查正面及反面的(de)測試點與 SMT、VIA 與 SMT、PAD 與 SMT 之間的(de)安全間距檢查。

其它的(de)檢查項目

1.

最小測試點檢查

2.

未測試信号報告

3.

測試點間距檢查

4.

測試點至闆邊間距檢查

5.

測試點至零件間距檢查

6.

測試點密度分(fēn)析

7.

錫膏檢查

功能:檢查錫膏印刷不足、有焊點無錫膏、無焊點卻有錫膏

檢查物(wù)件:Surface mount、Test pad、Fiducials

Design Integrity 有關影(yǐng)響電氣信号檢查

針對(duì)走線設計上的(de)信号質量關系的(de)檢查,可(kě)以通(tōng)過 Design Integrity 做(zuò)進一步的(de)檢查。

Loop Net 檢查可(kě)以分(fēn)析系統找出可(kě)能發生時(shí)序錯亂的(de)回路,如下(xià)圖所示:

Same-Net 的(de)檢查可(kě)對(duì)各個(gè)層面或是跨層面同一個(gè) Net 内的(de)間距不足,有可(kě)能發生幹擾的(de)數據分(fēn)析,如下(xià)圖所示:

Unterminated Line 檢查能夠針對(duì)各個(gè)層面或全闆進行一些殘段數據的(de)檢查。

走線跨越不同電源分(fēn)割面的(de)檢查,以确保同一信号線可(kě)以在同一個(gè)且完整的(de)銅箔屏避,減少其他(tā)不同電場(chǎng)的(de)幹擾,影(yǐng)響信号質量,如下(xià)圖所示:

非電氣特性數據的(de)檢查

Soldermask 防焊綠(lǜ)漆資料檢查

針對(duì)防焊油墨的(de)影(yǐng)響,ADIVA 可(kě)針對(duì)各種物(wù)件屬性的(de)不同分(fēn)别設定不同的(de)間距要求進行檢查。

甚至是銅箔裸銅散熱(rè)或防焊是否有完整覆蓋住整組線路的(de)檢查,在 ADIVA 中無一遺漏。

Silkscreen 零件文字印刷檢查

文字印刷其實和(hé)防焊油墨都屬相同的(de)材質,因此針對(duì)文字油墨的(de)對(duì)焊點影(yǐng)響,ADIVA 除了(le)可(kě)以針對(duì)各種物(wù)件的(de)屬性不同分(fēn)别設定不同的(de)間距要求進行檢查外,還(hái)可(kě)直接借用(yòng) Solder Mask 的(de)設定。

檢驗記錄文件

ADIVA 所提供的(de) Report 數據格式是采用(yòng) HTML 網頁數據格式的(de)報告,當完成 DRC 檢查後,對(duì)這(zhè)些問題點必須記錄下(xià)來(lái)列爲報告或是有些疑問需要會同其他(tā)的(de)人(rén)來(lái)協助确認時(shí),我們可(kě)利用(yòng)内建的(de)拍(pāi)照(zhào)功能 (Archive DRC) 将問題點拍(pāi)下(xià)來(lái)。 當 Archive DRC 拍(pāi)照(zhào)時(shí),不但會把圖形撷取下(xià)來(lái),同時(shí)也(yě)會把該問題所對(duì)應的(de)相關層面、Net、Net Name 及問題種類予以自動記錄并且完成分(fēn)類處理(lǐ)然後存成 HTML 格式,以方便其他(tā)人(rén)後續的(de)檢視。