俗話說的(de)好:
「一人(rén)拾柴火不旺,眾人(rén)拾柴火焰高(gāo) ; 一人(rén)難挑千斤擔,眾人(rén)能移萬座山。」
從早期設計概念階段邁向成熟產品的(de)過程中,設計團隊的(de)多(duō)個成員們參與確保 PCB 電源完整性 (PI):在前端,電氣設計工程師負責完成電路圖設計;在後端, layout 設計師處理(lǐ)物(wù)理(lǐ)配置。 通(tōng)常,PI 專家負責整體 PCB PI,並在設計早期參與指導其他(tā)成員。
以往,在前模擬中,PI 專家會進行預佈局的(de)去耦電容選擇以及初步的(de)壓降分(fēn)析。但這對於後端設計工程師來說,會在前端設計花費大(dà)量的(de)時間。
整個設計團隊確保 PCB PI 的(de)速度取決於團隊的(de)合作效率。若可(kě)以透過運用(yòng)更加協作的(de)方法,設計團隊可(kě)以更好地利用(yòng)資源和(hé)人(rén)力,並產生更有效的(de)結果。
本電子書為 PDF 版本,全長 6 頁,除了(le)會探討現行常用(yòng)的(de) PCB PI 分(fēn)析方式外,將介紹一種團隊協作 PCB PI 方法, 利用(yòng)此方法,每個設計團隊成員可(kě)以更有效地完成各自的(de)任務 ,同時可(kě)為PI人(rén)員提供設計早期階段的(de)器件模擬設置,當設計有變化(huà)時,也(yě)能為前、後端設計人(rén)員提供更好的(de)溝通(tōng)法,來為整個 PCB 設計流程提高(gāo)效率。
本書重點
常用(yòng)的(de)電源完整性分(fēn)析方法 |
|
運用(yòng)基於團隊協作的(de)方法進行電源完整性分(fēn)析 |
|
各工具運用(yòng)要點 |
|
- 善用(yòng) PI Csets 功能讓布局更可(kě)靠 | |
- PowerTree : 自動化(huà) PDN 模擬設置 |
更多(duō)電子書免費下(xià)載
中文版授權轉載出處 (映陽科技協同校閱)
長按識別 QRcode,關注「Cadence 楷登 PCB 及封裝資源中心」