在通(tōng)信產品日益複雜的(de)現今社會,想在市場競爭中脫穎而出,設計人(rén)員需要進行精確又快(kuài)速的(de)電磁 (EM) 模擬。
Cadence® AWR® AXIEM 模擬器 為高(gāo)效設計提供所需的(de)精準度、容量和(hé)速度,可(kě)以對 RF PCB、模組、低溫共燒陶瓷 (LTCC)、單片微波積體電路 (MMIC)、射頻積體電路和(hé)天線上的(de)無源器件 進行特性分(fēn)析和(hé)優化(huà),是工程師解決構成當今複雜的(de) 5G 通(tōng)信產品、物(wù)聯網 (IoT) 和(hé)汽車智慧設備的(de)無源結構、傳輸線、大(dà)型平面天線和(hé)貼片陣列的(de)關鍵設計工具。
本電子書為 PDF 版本,全長 21 頁,將詳述 10 個使用(yòng) AWR AXIEM 模擬器的(de)最佳實踐要點,從而有效幫助設計人(rén)員解決 EM 模擬過程中最常遇到的(de)瓶頸。
本書重點
第一章(zhāng) - 端口 |
|
- 要點 #1:使用(yòng)自動端口功能,這通(tōng)常需要先考慮可(kě)能存在的(de)接地平面和(hé)附近的(de)金屬,然後再選擇合理(lǐ)的(de)端口接地參考。 | |
第二章(zhāng) - EM 環境 |
|
- 要點 #2:瞭解 EM 層定義在 STACKUP 模組中是如何工作的(de)。 | |
- 要點 #3:使用(yòng)參數來控制繪圖環境中的(de)形狀。既可(kě)以使用(yòng)形狀修改器,即直接作用(yòng)於多(duō)邊形;也(yě)可(kě)以使用(yòng)帶參數單元 (PCell),即通(tōng)過參數控制的(de)預定義形狀。 | |
- 要點 #4:在網格剖分(fēn)之前,使用(yòng)幾何簡化(huà)規則來簡化(huà) layout。簡化(huà)複雜多(duō)邊形的(de)同時刪除了(le)多(duō)餘的(de) layout 細節,從而提高(gāo)模擬速度。 | |
第三章(zhāng) – 網格剖分(fēn) |
|
- 要點 #5:瞭解網格的(de)設置方式。可(kě)採用(yòng)多(duō)種方法來控制最小切面尺寸和(hé)網格密度。 | |
- 要點 #6:瞭解厚金屬與無限薄金屬之間的(de)問題。非零厚度的(de)金屬,網格數較少,但其準確度會受到影(yǐng)響。 | |
第四章(zhāng) – 模擬 |
|
- 要點 #7:當 AWR AXIEM 模擬器的(de)結果用(yòng)於非線性電路模擬時,請確保答(dá)案中包含 DC 模擬和(hé)足夠的(de)諧波頻率模擬。 | |
- 要點 #8:瞭解頻率插值在 AWR AXIEM 模擬器中的(de)工作原理(lǐ)。高(gāo)級頻率掃描(Advanced frequency sweeping,即 AFS) 可(kě)配置為減少所需模擬頻率的(de)數量,同時在整個頻率範圍內保持指定的(de)準確度。 | |
- 要點 #9:AWR AXIEM 模擬器可(kě)以設置為使用(yòng)各種可(kě)用(yòng)的(de)電腦資源。瞭解如何設置內核數量、模擬優先順序和(hé)遠端模擬選項。 | |
- 要點 #10:利用(yòng)無源性和(hé)能量測量檢查結果。 | |
結論 |
更多(duō)電子書免費下(xià)載
中文版授權轉載出處
長按識別 QRcode,關注「Cadence 楷登 PCB 及封裝資源中心」