隨著當今技術的(de)複雜度不斷提高(gāo),電路闆也(yě)變得(de)越來越複雜。創建電路闆的(de)基本概念是將元器件放置到一個佈局中;在這個佈局中,元器件可(kě)以使用(yòng)訊號相互「交談」。當 PCB 中有許多(duō)物(wù)理(lǐ)元件時,這些訊號很容易混淆。高(gāo)速設計的(de)定義便是實測的(de)訊號完整性水(shuǐ)準。
從技術方面來看,當訊號的(de)路徑延遲與傳導訊號的(de)上升時間相比較長時,便是高(gāo)速。當今,幾乎每一種設計都涉及高(gāo)速性能的(de)某些方面,這便是作為一名 PCB 設計工程師,能夠診斷和(hé)糾正可(kě)能出現的(de)訊號問題變得(de)空前重要的(de)原因。
從定義到解決方案,我們將在本電子書中討論 阻抗不匹配、耦合問題、回流路徑延遲 及 時序 問題的(de)成因、對高(gāo)速設計的(de)影(yǐng)響與解決方法。
該電子書為 PDF 版本,全長 10 頁,簡明(míng)精煉;無論讀者使用(yòng)何種設計軟體,都可(kě)以在本書中獲得(de)技術指南(nán)。
譯文授權轉載出處 (映陽科技協同校閱)
長按識別 QRcode,關注「Cadence 楷登 PCB 及封裝資源中心」